laboratorio1microprocesadores

Tuesday, September 05, 2006

laboratorio 2 microprocesadores

INFORME DEL LABORATORIO # 2
MICROPROCESADORES



I. INTRODUCCIÓN:

Se realizara el ensamblado de una micro-unidad aritmética lógica(ALU), operación de la alu completa 74181.


II. OBJETIVOS:

1.-GENERALES:


El objetivo general de este laboratorio, es adentrarse en el funcionamiento de las unidades aritméticas lógicas, realizando tres circuitos con distintos componentes, para observar las combinaciones de las compuertas para lograr los resultados de una ALU.

Además en el ultimo circuito se trabaja directamente con una ALU, de la cual con ayuda de sus tablas de excitación y respuesta se verán los resultados y su funcionamiento.


2.-ESPECIFICOS:

Montar un circuito sumador de dos números binarios, con su respectivo bit de acarreo y un bit de acarreo anterior

Demostrar la operación de una microALU montada en base a un sumador completo y compuertas EXOR.

Montar el circuito y verificar las características operativas de la unidad aritmética y lógica 74181.


III. RESUMEN:

En la primera practica q se realizo no hubo problemas con su simulación en el proteus, ya q anteriormente se la avía realizado en otra materia y se conocía a perfección su funcionamiento, tampoco se tropezaron con problemas en su simulación en el proteus, aunque no utilizamos anclajes para las entradas de las compuertas el circuito funciono bastante bien, de donde se pudo comprobar la tabla (2.1) mostrada mas adelante.

En cuanto a la realización de la segunda experiencia, no se tropezó con muchos problemas en la simulación (imagen2.2), además se quiso mejorar el circuito, ya que no se entendio que se tenia que poner el bit de acarreo a uno, luego de activar la entrada complementada, y se aumento un complemento a dos a las entradas B, pero luego de presentarlo, para ya realizarlo en el protoboard se tomo el circuito original, ya que haciendo el complementador a dos en las entradas B, el circuito se hacia mas grande y funcionaba igual. Obteniendo la simulación en el prteus se comprobó las salidas con la tabla 2.2 y se vio que la cumplía.

Para la tercera experiencia, se tuvo que utilizar la unidad aritmética lógica contenida en la pastilla del integrado 74ls181, el cual tiene las funciones completas de suma resta,
Pero este circuito no se lo puede realizar en el proteus, ya que el programa no lo reconoce en su base de datos, sin embargo se lo pondrá en la imagen 2.3, que es el circuito en el protoboar, una ves realizado la simulación en el proteus se verifico algunas de las respuestas de la tabla 2.3, y se vio el buen funcionamiento.


IV. MARCO TEORICO:

Para realizar las experiencias se utilizaron los integrados que se muestran a continuación, para poder realizar la lógica de combinación e ingresar las excitaciones adecuadas.

74ls86, que es un OR-EX, que es utilizado en la experiencia 1, para poder obtener el bit de acarreo que generan las entradas A y B al circuito.
También es utilizado en la experiencia dos para obtener un complementador de las entradas B, y asi poder obtener el complemento a uno de dichas entradas.

74ls83, que es un sumador, el cual fue utilizado para poder realizar la experiencia dos, en donde se suman las entradas A a las respectivas de B, y aumentando algunas entradas lógicas se puede obtener el restador.

74ls181, que es una unidad aritmetica logica, fue utilizada para la experiencia numero tres, el cual tiene toda la logica en su interior, para poder realizar las operaciones requeridas de acuerdo a las instrucciones que tenga en la entrada que se muestra el la tabla 2.3.


V.-MATERIALES:


1 Entrenador digital
1 CI 7486 EXOR cuádruplo de dos entradas
1 CI 7483 sumador completo de 4 bits
1 CI 74181 ALU
1 CI 7405
4 LED
4 Resistencias de 220Ohm 1/2W
2 interruptores de 8 bits tipo DIP


VI. EXPERIENCIAS DEL LABORATORIO:

Montar un circuito sumador con dos entradas utilizando compuertas X-Or


Circuito 2.1


Tabla 2.1

Ø Montar un circuito sumador completo y circuito complementario para posibilitar operaciones de complemento y diferencia del sumador.



Circuito 2.2

Tabla 2.2

Montar el dispositivo de unidad aritmética y lógica 74181 y verificar el cumplimiento de su conjunto de instrucciones.


circuito 2.3


Tabla 2.3

7.- CONCLUSIONES

Al realizar las tres experiencias se comprobó q los circuitos funcionabas correctamente, cada un de las cuales cumpliendo a cabalidad con las tablas de funcionamiento,.

Se observo el funcionamiento de una unidad aritmética lógica, la que se contiene en la pastilla 74ls181, que es un sumador completo, y que la alu realmente puede realizar las operaciones que se le piden en la entrada según su lógica interior.


8.- FE DE ERRATAS

Los errores cometidos se lo hicieron en la realización de la segunda practica, ya que primeramente, al no poner los anclajes correspondientes, las entradas al integrado 74ls83, no eran reconocidas como entradas altas o bajas, arreglado posteriormente este problema, otro grabe error fue el no poner atención a cual era el bit mas significativo en el circuito, y el menos significativo, ya q al momento de presentar el circuito no funcionaba bien ya que se estaba cambiando el mas significativo por el menos y así con las demás entradas, y luego gracias a los oportunos consejos del ingeniero nos dimos cuenta de tan grande error cambiando nuestro punto de vista.

0 Comments:

Post a Comment

<< Home